FPGA培訓(xùn)
【所屬機(jī)構(gòu):信盈達(dá)培訓(xùn)】

提供技術(shù)交流及企業(yè)工作面試平臺(tái),幫助學(xué)員更好的就業(yè),找到理想工作;一次繳費(fèi),包教會(huì),可在服務(wù)期內(nèi)學(xué)習(xí),重修多遍,溫故知新,學(xué)會(huì)為止;額外提供一年線下技術(shù)支持,及線上終身技術(shù)支持服務(wù)。
主要幫助學(xué)員了解FPGA系統(tǒng)設(shè)計(jì)的基礎(chǔ)知識(shí),掌握FPGA系統(tǒng)硬件電路設(shè)計(jì)方法,學(xué)會(huì)操作QuartusII軟件來完成FPGA的設(shè)計(jì)和開發(fā) | |
課程主題 | 課程內(nèi)容 |
可編程邏輯器件簡介 | ———— |
可編程邏輯器件的發(fā)展歷史 | ———— |
FPGA/CPLD的基本結(jié)構(gòu) | FPGA的基本結(jié)構(gòu);CPLD的基本結(jié)構(gòu);FPGA和CPLD的比較;FPGA/CPLD的設(shè)計(jì)流程 |
PLD/FPGA的分類和使用 | ———— |
FPGA關(guān)鍵電路的設(shè)計(jì)(電路設(shè)計(jì)) | FPGA管腳設(shè)計(jì);下載配置與調(diào)試接口電路設(shè)計(jì);高速SDRAM存儲(chǔ)器接口電路設(shè)計(jì);異步SRAM(ASRAM)存儲(chǔ)器接口電路設(shè)計(jì);FLASH存儲(chǔ)器接口電路設(shè)計(jì);開關(guān)、按鍵與發(fā)光LED電路設(shè)計(jì);VGA接口電路設(shè)計(jì);PS/2鼠標(biāo)及鍵盤接口電路設(shè)計(jì);RS-232串口;字符型液晶顯示器接口電路設(shè)計(jì);USB2.0接口芯片CY7C68013電路設(shè)計(jì);電源電路設(shè)計(jì);復(fù)位電路設(shè)計(jì);撥碼開關(guān)電路設(shè)計(jì);IC總線電路設(shè)計(jì);時(shí)鐘電路設(shè)計(jì);圖形液晶電路設(shè)計(jì) |
了解目前流行的Verilog HDL語言的基本語法;掌握Verilog HDL語言中常用的基本語法;設(shè)計(jì)一些簡單的FPGA程序;掌握組合邏輯和時(shí)序邏輯電路的設(shè)計(jì)方法;對(duì)Verilog HDL語言有更深入的理解和認(rèn)識(shí) | |
課程主題 | 課程內(nèi)容 |
硬件描述語言簡介 | Verilog HDL的特點(diǎn);Verilog HDL的設(shè)計(jì)流程簡介 |
Verilog模塊的基本概念和結(jié)構(gòu) | Verilog模塊的基本概念;Verilog HDL模塊的基本結(jié)構(gòu) |
數(shù)據(jù)類型及其常量及變量 | ———— |
運(yùn)算符及表達(dá)式 | 算術(shù)運(yùn)算符;關(guān)系運(yùn)算符;邏輯運(yùn)算符;按位邏輯運(yùn)算符;條件運(yùn)算符;移位運(yùn)算符;拼接運(yùn)算符;縮減運(yùn)算符 |
條件語句和循環(huán)語句 | 條件語句;case 語句;while語句;for語句 |
結(jié)構(gòu)說明語句 | initial語句;always語句;task和function語句 |
系統(tǒng)函數(shù)和任務(wù) | 標(biāo)準(zhǔn)輸出任務(wù);仿真控制任務(wù);時(shí)間度量系統(tǒng)函數(shù);文件管理任務(wù) |
Altera FPGA設(shè)計(jì) | |
課程主題 | 課程內(nèi)容 |
Altera高密度FPGA | 主流FPGA——Stratix系列;內(nèi)嵌高速串行收發(fā)器的FPGA Stratix GX系列 |
Altera的Cyclone系列低成本FPGA | 新型可編程架構(gòu);嵌入式存儲(chǔ)資源;專用外部存儲(chǔ)接口電路;支持的接口和協(xié)議;鎖相環(huán)的實(shí)現(xiàn);I/O特性;Nios II嵌入式處理器;配置方案 |
Altera的MAX II系列CPLD器件 | ———— |
Quartus II軟件綜述 | Quartus II軟件的特點(diǎn)及支持的器件;Quartus II軟件的工具及功能簡介;Quartus II軟件的用戶界面 |
設(shè)計(jì)輸入 | 建立工程;建立設(shè)計(jì) |
綜合 | ———— |
布局布線 | ———— |
仿真 | ———— |
編程與配置 | ———— |
學(xué)習(xí)FPGA產(chǎn)品設(shè)計(jì)核心技術(shù) | ||
FPGA的硬件設(shè)計(jì)技術(shù) | 基于Nios II的SOPC系統(tǒng)設(shè)計(jì) | Nios II的SOPC系統(tǒng)的設(shè)計(jì)實(shí)例 |
系統(tǒng)時(shí)序邏輯設(shè)計(jì)技術(shù) | 基于FPGA的IP核設(shè)計(jì)技術(shù) | FPGA的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì) |
基于FPGA的硬件回路仿真器設(shè)計(jì) | ———— | ———— |
IP的概念 | ||
IP的概念 | Alter可提供的IP | Alter IP在設(shè)計(jì)中的作用 |
使用Alter的基本宏功能 | 使用Alter的IP核 | ———— |

公司下設(shè)信盈達(dá)實(shí)訓(xùn)學(xué)院、信盈達(dá)研發(fā)部門、信盈達(dá)教學(xué)儀器三大業(yè)務(wù)板塊。
公司堅(jiān)持"技術(shù)好、服務(wù)好",以雄厚的實(shí)力的品質(zhì)成為國內(nèi)唯一有實(shí)力從產(chǎn)品底層研發(fā)到系統(tǒng)層開發(fā)的嵌入式實(shí)訓(xùn)、產(chǎn)品解決方案提供商,為中國IT行業(yè)提供具價(jià)值的職業(yè)教育服務(wù)。
在深圳、北京、上海、廣州、南寧、成都、鄭州等城市設(shè)立十二大直營實(shí)訓(xùn),并在深圳設(shè)立產(chǎn)品研發(fā)部門 、生產(chǎn)基地、測試基地;集研發(fā)、生產(chǎn)、培訓(xùn)、銷售于一體。
- 小班授課
小班授課,保證教學(xué)質(zhì)量,授課模式采取O2O線上線下相結(jié)合授課模式,并主張實(shí)戰(zhàn)教學(xué),采取80%實(shí)戰(zhàn),20%理論。
- 實(shí)戰(zhàn)教學(xué)
在授課環(huán)節(jié)中理論結(jié)合實(shí)操來進(jìn)行學(xué)習(xí),每個(gè)課程均有項(xiàng)目開發(fā)實(shí)戰(zhàn)案例,通過項(xiàng)目學(xué)習(xí)技術(shù),從而可以學(xué)習(xí)技術(shù)開發(fā)。

校內(nèi)實(shí)訓(xùn)授課

學(xué)院電子大賽

校企實(shí)訓(xùn)合作

GDIO共建實(shí)驗(yàn)室